افتح القائمة الرئيسية
Intel 486
وحدة المعالجة المركزية
80486dx2-large.jpg
الجزء المعرض للخطر من (يسمى die) أي معالج 80486DX2
أُنتج: 1989
أصغر حجم: 1 µm µm to 0.6 µm µm


محتويات

مثال فارغعدل


{{معلومات معالج حاسوب
| الاسم     	      =
| صورة    	      =
| حجم_الصورة 	      =
| تعليق  	      =
| بدأ-يُنتج 	      =
| لم_يعد-ينتج 	      =
| أبطأ 		      =
| أسرع 		      =
| وحدة-البطأ 	      =
| وحدة-السرعة         =
| أبطأ-fsb  	      =
| أسرع-fsb  	      =
| وحدة-بطأ-الfsb      =
| وحدة-سرعة-الfsb     =
| الحجم-من             =
| الحجم-إلى             =
| المصنّع               =
| قلب                 =
| المقبس               =
| حزمة                =
| مت                  =
| مت-صغيرة             =
| عدد-المحاور           = 
| حجم-كاش             =
}}

مثال توضيحيعدل

{{معلومات معالج حاسوب
| الاسم     	      = اسم المعالج
| صورة    	      = صورة للمعالج
| حجم_الصورة 	      = حجم الصورة بالبكسل (التلقائي 200 بكسل)
| تعليق  	      = تعليق يظهر تحت الصورة
| بدأ-يُنتج            = الوقت الذي بدأ فيه تصنيع المعالج
| لم_يعد-ينتج          = الوقت الذي انتهى فيه تصنيع المعالج
| أبطأ 		      = أقصى أقل كلوك سبيد (معدل) للمعالج
| أسرع 		      = أقصى أعلى كلوك سبيد (معدل) للمعالج 
| وحدة-البطأ 	      = وحدة للسرعة البطيئة. تلقائي : MHz ميجا هيرتز
| وحدة-السرعة         = وحدة للسرعة السريعة. تلقائي : GHz جيجا هيرتز
| أبطأ-fsb  	      = أبطأ إف إس بي
| أسرع-fsb  	      = أسرع إف إس بي
| وحدة-بطأ-الfsb      = وحدة لسرعة FSB بطيئة. تلقائي : MHz ميجا هيرتز
| وحدة-سرعة-الfsb     = وحدة لسرعة FSB سريعة. تلقائي : GHz جيجا هيرتز
| الحجم-من             = حجم المعالج عند التصنيع
| الحجم-إلى             = حجم تصنيع آخر
| المصنّع               = المصنّع للمعالج (ممكن أن يصل إلى 5 مصنّعين مشتركين)
| قلب                 = أسماء القلوب/المحاور (cores) (من 1-5)
| المقبس               = أو "السوكيت"، أسماؤهم (من 1-5 أيضاً)
| حزمة                = عدد الحزم(من 1-5) 
| مت                  = مجموعة التعليمات (architecture) (...x64)
| مت-صغيرة             = مجموعة تعليمات(architecture)(...x86) المصغّرة
| عدد-المحاور           = عدد المحاور/القلوب/Cores (تكتب 2 لو Dual-core)
| حجم-كاش             = حجم ذاكرة الكاش بالميجابايت
}}

المعالج أنتل 80486 والمعروف أيضا بـ i486 أو 80486 (بالإنجليزية: Intel 80486) وهو معالج ذو أداء عالي وتبع المعالج إنتل 80386

نبذة تاريخيةعدل

أعلن عنه (486) في ربيع المعرض الدولي السانوي كومديكس في أبريل 1989 عندما أعلنت إنتل

تحسيناتعدل

 
The 486DX2 architecture
Intel 486 registers
31 ... 15 ... 07 ... 00 (bit position)
Main registers (8/16/32 bits)
EAX AH AL A register
EBX BH BL B register
ECX CH CL C register
EDX DH DL D register
Index registers (16/32 bits)
ESI SI Source Index
EDI DI Destination Index
EBP BP Base Pointer
ESP SP Stack Pointer
Program counter (16/32 bits)
EIP IP Instruction Pointer
Segment selectors (16 bits)
  CS Code Segment
  DS Data Segment
  ES ExtraSegment
  FS F Segment
  GS G Segment
  SS Stack Segment
Status register
  17 16 15 14 13 12 11 10 09 08 07 06 05 04 03 02 01 00 (bit position)
  V R 0 N IOPL O D I T S Z 0 A 0 P 1 C مسجل الأعلام
Floating-point registers (80 bits)
79 ... 00 (bit position)
ST0 STack register 0
ST1 STack register 1
ST2 STack register 2
ST3 STack register 3
ST4 STack register 4
ST5 STack register 5
ST6 STack register 6
ST7 STack register 7


نموذج أو موديل السرعة القصوى clock الفولت (Voltage) ذاكرة مخبئية ظهر في ملاحظات
i486DX (P4) 20, 25 MHz
33 MHz
50 MHz
5V 8 KB WT April 1989
May 1990
June 1991
The original chip (without any clock doubling)
i486SL 20, 25, 33 MHz 5V or 3.3V 8 KB WT November 1992 Low power version of the i486DX, reduced VCore, SMM (System Management Mode), stop clock, and power saving features – mainly for use in portable computers
i486SX (P23) 16, 20, 25 MHz
33 MHz
5V 8 KB WT September 1991
September 1992
An i486DX with the FPU part disabled or missing. Early variants were parts with disabled (defective) FPUs.[1] Later versions had the FPU removed from the die to reduce area and hence cost.
i486DX2 (P24) 40/20, 50/25 MHz
66/33 MHz
5V 8 KB WT March 1992
August 1992
The internal processor clock runs at twice the معدل ساعة (حاسوب) of the external bus clock
i486DX-S (P4S) 33 MHz; 50 MHz 5V or 3.3V 8 KB WT June 1993 SL Enhanced 486DX
i486DX2-S (P24S) 40/20, 50/25 MHz (66/33 MHz) 5V or 3.3V 8 KB WT June 1993
i486SX-S (P23S) 25, 33 MHz 5V or 3.3V 8 KB WT June 1993 SL Enhanced 486SX
i486SX2 50/25, 66/33 MHz 5V 8 KB WT March 1994 i486DX2 with the FPU disabled
IntelDX4 (P24C) 75/25, 100/33 MHz 3.3V 16 KB WT March 1994 Designed to run at triple clock rate (not quadruple as often believed; the DX3, which was meant to run at 2.5× the clock speed, was never released). DX4 models that featured write-back cache were identified by an "&EW" laser etched into their top surface, while the write-through models were identified by "&E".
IntelDX4WB 100/33 MHz 3.3V 16 KB WB October 1994
i486DX2WB (P24D) 50/25, 66/33 MHz 5V 8 KB WB October 1994
i486DX2 (P24LM) 90/30 MHz; 100/33 MHz 2.5–2.9V 8 KB WT 1994
i486GX up to 33 MHz 3.3V 8 KB WT Embedded Ultra-Low power CPU with all features of the i486SX and 16 bit external data bus. This CPU is for embedded battery-operated and hand-held applications.

روابط خارجيةعدل

انظر أيضاعدل

مراجععدل

  1. ^ Newnes 8086 Family Pocket Book – Ian Sinclair (ISBN 0 4349 1872 5)
 
هذه بذرة مقالة عن برمجيات الحاسوب بحاجة للتوسيع. شارك في تحريرها.